Diseño e implementación en hardware basado en FPGA en punto fijo y en punto flotante
Professor Advisor
dc.contributor.advisor
Rivera Serrano, Francisco
Author
dc.contributor.author
Rojas Contreras, Guillermo Antonio
Associate professor
dc.contributor.other
Caba Rutte, Andrés
Associate professor
dc.contributor.other
Silva Madrid, Álvaro
Admission date
dc.date.accessioned
2025-03-18T15:52:11Z
Available date
dc.date.available
2025-03-18T15:52:11Z
Publication date
dc.date.issued
2024
Identifier
dc.identifier.uri
https://repositorio.uchile.cl/handle/2250/203637
Abstract
dc.description.abstract
En este Trabajo de Título se presentan el diseño e implementación de operaciones en Punto
Fijo y Punto Flotante basado en un FPGA, desarrolladas en el entorno de diseño integrado
(IDE) Vivado y con el lenguaje de verificación y descripción de hardware (HDL) SystemVerilog.
El propósito de establecer comparaciones entre diseños basados en ambas aritméticas, es
que en desarrollos de mayor complejidad los resultados obtenidos permitan concluir ventajas,
desventajas y recomendaciones al escoger entre estos dos tipos de aritmética.
es_ES
Lenguage
dc.language.iso
es
es_ES
Publisher
dc.publisher
Universidad de Chile
es_ES
Type of license
dc.rights
Attribution-NonCommercial-NoDerivs 3.0 United States