Show simple item record

Professor Advisordc.contributor.advisorJiménez Estévez, Guillermo
Authordc.contributor.authorCifuentes Herrera, Richard Antonio 
Staff editordc.contributor.editorFacultad de Ciencias Físicas y Matemáticas
Staff editordc.contributor.editorDepartamento de Ingeniería Eléctrica
Associate professordc.contributor.otherMendoza Araya, Patricio
Associate professordc.contributor.otherQuintana Gramunt, Alfredo de la
Admission datedc.date.accessioned2016-01-13T19:52:40Z
Available datedc.date.available2016-01-13T19:52:40Z
Publication datedc.date.issued2015
Identifierdc.identifier.urihttps://repositorio.uchile.cl/handle/2250/136478
General notedc.descriptionIngeniero Civil Eléctrico
Abstractdc.description.abstractEn este documento se describe el diseño de un protocolo de pruebas de aceptación en fábrica (FAT), para validar el funcionamiento de un esquema de protección especial (SIPS) antes de ser instalado en terreno. Este esquema será implementado debido a la conexión de un parque fotovoltaico y uno eólico en una línea de transmisión de doble circuito que está próxima a su límite térmico de transmisión. El SIPS tiene como objetivo aumentar la capacidad de transmisión de estas líneas, omitiendo el criterio de seguridad N-1, y protegerlas, siendo lo suficientemente rápido para actuar frente a sobrecargas de las líneas cercanas o frente a contingencias extremas. Las pruebas serán llevadas a cabo con una plataforma de simulación en tiempo real (RTDS), utilizando un modelo del sistema eléctrico para el área involucrada, y aplicando el método de hardware in the loop. Las pruebas involucran verificar las señales de entrada del esquema, el funcionamiento, respuesta ante fallas/errores de equipos y una inspección general final. El desarrollo de la memoria contempla definir el conjunto de pruebas que serán aplicadas al esquema de protección para verificar las distintas funciones estableciendo los resultados esperados, crear escenarios de simulación en la RTDS con los cuales serán aplicadas las pruebas, interconectar los equipos que son necesarios para emular las condiciones que se tendrán en terreno, para finalmente ejecutar el protocolo FAT. Se culmina con una conclusión que involucra las ventajas de utilizar una plataforma de simulación en tiempo real para la ejecución de pruebas FAT, junto con mencionar los temas que pueden ser abordados en un trabajo futuro.en_US
Lenguagedc.language.isoesen_US
Publisherdc.publisherUniversidad de Chileen_US
Type of licensedc.rightsAtribución-NoComercial-SinDerivadas 3.0 Chile*
Link to Licensedc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/cl/*
Keywordsdc.subjectSistemas eléctricos de potenciaen_US
Keywordsdc.subjectRecursos energéticos renovablesen_US
Keywordsdc.subjectDistribución de energía eléctrica - Métodos de simulaciónen_US
Keywordsdc.subjectERNCen_US
Keywordsdc.subjectModelacion RTDSen_US
Títulodc.titleModelamiento y Ejecución de pruebas FAT de SIPS para maximizar inyección de ERNC en líneas de transmisión utilizando plataformas de simulación en tiempo realen_US
Document typedc.typeTesis


Files in this item

Icon

This item appears in the following Collection(s)

Show simple item record

Atribución-NoComercial-SinDerivadas 3.0 Chile
Except where otherwise noted, this item's license is described as Atribución-NoComercial-SinDerivadas 3.0 Chile